2015年9月16日 星期三

IC設計工程師必備證照!!!!!!!!!!-----------IC佈局設計能力鑑定-----必備verilog

數位IC設計能力鑑定資訊
■ 考試費用:學科筆試與術科實作合報2000元(推廣期間業界人士八折優惠,學生六折優惠,團體報名另有優惠)
■ 證照重要性與舉辦目的:
    (1)考生具備熟悉數位電路邏輯設計之各種輔助工具與設計流程(包含Verilog coding, logic synthesis, simulation, DFT, FEC, STA, cell library…等等)。
    (2)考生具備Verilog硬體描述語言設計IC能力。
    (3)鑑定成績可提供各校參考做為未來學生畢業之條件。
    (4)鑑定成績可提供未來學生入學面試及工作面試的能力依據。
    (5)鑑定及格之考生可證明自己在數位IC設計上擁有基本的知識與專業能力。
■ 報考資格:
    (1)大專以上在學學生
    (2)業界人士(已經或想要從事設計相關產業之工程師)
■ 測驗內容:(詳細內容依簡章公告為主)
科目鑑定內容
學科筆試 以數位電路邏輯設計概念(包含大專院校教科書之Digital System, Logic Design, Logic Synthesis and Verification, VLSI Testing…等)、Verilog語法以及數位IC設計EDA工具流程為主;內容包含:
 1. Logic design
 2. Verilog coding
 3. Logic Synthesis
 4. Logic Verification
 5.Testing
 6.Power & Timing Analysis
術科實作由主辦單位提供指定題目、設計規格、設計方塊圖及相對應之測試向量,考生在考試時間內利用標準元件數位電路設計方式完成符合規格之晶片設計。
術科實作評分之4個主要項目為:
(A)Verilog coding須符合題目所要求之功能規格
(B)Verilog coding須通過主辦單位所提供之nLint rule檢查
(C)邏輯合成後之gate-level simulation驗證完全無誤
(D)電路合成軟體時序分析驗證須符合題目所要求之規格
■ 測驗題型:
測驗項目學科筆試術科實作
題數502
作答時間100分鐘300分鐘
測驗內容選擇 50 題基礎 1 題,進階 1 題
■ 合格標準:
筆試成績需達 80 分以上,術科成績需達 70 分以上,可取得授證資格。
■ 實作成績分佈說明:
實作成績說明


資料來源自:國研院晶片中心

沒有留言:

張貼留言